FPGA+ USB3.0 макетная плата CYUSB3014 макетная плата FX3 макетная плата два куска DDR2 USB
  • FPGA+ USB3.0 макетная плата CYUSB3014 макетная плата FX3 макетная плата два куска DDR2 USB
  • FPGA+ USB3.0 макетная плата CYUSB3014 макетная плата FX3 макетная плата два куска DDR2 USB

FPGA+ USB3.0 макетная плата CYUSB3014 макетная плата FX3 макетная плата два куска DDR2 USB

31 376 руб.
Магазин Sania 'S Store

Описание

Дружба подсказки:
Этот товар не поддерживает возврат товара, не в духе доверия покупатели не принимают, пожалуйста, обойдите!


Дружба подсказки:
Этот набор является Основной версией USB3.0, и чип FPGA: EP3C16F484C8N

Информация о продукте:

Usb3.0-altera-ddr2 макетная плата общего выпуска (для коротких)Макетная плата USB3.0 General Edition)-Это продуманный дизайн центра макетной платыFPGA + USB3.0 макетная платаОсновная архитектура чипа-CYUSB3014 (чип FX3 серии USB3.0) + EP3C40F484/EP3C16F484 (чип FPGA, 2 Выберите 1) + MT47H64M16HR (1 Гбит 16 бит DDR2 чип, 2 чипа). Центр макетной платы является известным поставщиком макетной платы USB. Персонал НИОКР имеет многолетний опыт работы в области USB-проекта, и в число таких проектов входят некоторые известные отечественные организации, такие как китайский университет микроэлектроники. Качество товара является надежным.

USB3.0 макетная плата серии:
USB3.0 макетная плата общего выпуска (базовая макетная плата)
USB3.0 макетная плата корпоративная версия (обычная версия расширенной версии, более высокая скорость передачи, большие возможности FPGA, более полные инструменты разработки)
USB3.0 макетная плата supreme Edition (Enterprise Edition расширенная версия, с 2 дорог, 10 бит высокоскоростной A/D и 3-сторонний выход 10-битная высокая скорость ljrevtyns ghjnbd frwtgnf)
FPGA USB3.0 FX3 Development Kit (Trade edition, продается в другие страны за пределами Китая.)

Чип USB3.0 принимает чип Cypress FX3 series CYUSB3014-BZXI. Интерфейс USB чипа соответствует спецификации USB3.0, стандарту транспортного Протокола 5 Гбит/с и совместим с USB2.0, USB1.1 и USB1.0. Чип содержит ядро ARM926EJ, ОЗУ 512 K и богатые периферийные устройства: iec, ies, UART, SPI и т. Д.
Монтажная плата usb3.0-altera-ddr2 макетная плата принимает 8 слоев цепи, в зависимости от отраслевого стандарта дизайн, два DDR2 чип может работать стабильно 200 МГц (6 класс FPGA), пройдите линию между FPGA и USB3.0 с внешним чипом IO и FPGA используются до тех пор, пока дизайн, надежная передача высокоскоростного сигнала. Чип DDR2 из двух частей по 1 Гбит использует независимый адрес, шину управления и шину данных для поддержки режима передачи данных пинг-понга.
FPGA+ USB3.0 макетная плата CYUSB3014 макетная плата FX3 макетная плата два куска DDR2 USB
Почему вы используете 2 чипа DDR2?В дополнение к тому, что режим передачи данных совместим с ping pong down, он может также поддерживать ввод и вывод данных с большим кэшем, который может ускорить передачу USB3.0 для удовлетворения потребностей различной передачи данных. В то же время два чипа DDR2 могут использоваться для кэширования данных в 256 МБайт (2 Гбит), и нет необходимости беспокоиться о потере данных при массовом переносе. Как показано ниже, максимальное значение = 170 МБ/с./с в секунду является минимальным значением, и до тех пор, пока кэш больше значения, количество кэшей не может быть потеряно.

FPGA+ USB3.0 макетная плата CYUSB3014 макетная плата FX3 макетная плата два куска DDR2 USB
USB3.0 плата для тестирования скорости
FPGA+ USB3.0 макетная плата CYUSB3014 макетная плата FX3 макетная плата два куска DDR2 USB
USB3.0 макетная плата, схема виртуального логического анализатора
Основные характеристики макетной платы USB3.0
Предоставьте высокоскоростные и стабильные примеры передачи данных (с исходным кодом). Тестовые данные-> DDR2-> SLAVE FIFO интерфейс CYUSB3014-> USB3.0 интерфейс-> PC->Для достижения хорошего байта (ХОРОШЕЕ число, без утерянного числа), до 220 Мбайт/с скорость передачи.
Большая память, большая пропускная способность. Используя 2 128 МБ чипов DDR2 и работающий до 200 МГц (уровень FPGA as-6), каждая независимая шина отвечает всем требованиям к передаче данных.
Обеспечение виртуального модуля FIFO DDR2 (с исходным кодом FPGA) для удовлетворения потребностей большого кэша является идеальным выбором для сбора данных. Управление DDR2 не основано на системе NIOS II, и передача данных более эффективна.
• Внешнее расширение IO, подключенное к разъему, принимает изометрический дизайн. Пользователи могут напрямую подключить внешние высокоскоростные устройства через макетную плату, и завершить дизайн продукта быстро. Макетная плата может быть встроена в Пользовательскую систему в качестве модуля, и мы предоставим льготную цену для одной платы.
Передача данных между FPGA и CYUSB3014 спроектирована в двух каналах, а высокоскоростной канал передачи данных и низкоскоростной канал передачи инструкции управления независимы.
Богатая поддержка функций программного обеспечения, позволяющая быстрее и эффективнее обучаться и разрабатывать.
Основные аппаратные средства платы развития USB3.0
USB3.0 чип: CYUSB3014-BZXI (Cypress company FX3 series USB3.0 чип, содержащий ядро ARM926EJ)
FPGA чип: EP3C16F484C8N (Altera компания Cyclone III серия FPGA чип),
Конфигурация по умолчанию-EP3C16F484C8N, и EP3C40F484C8NUSB3.0 макетная платаДля того, чтобы настроить
Чип DDR2: MT47H64M16HR (микрон компании DDR2 чип), 16 бит 1 Гбит (128 Мбайт), 2 ломтика (всего 2 Гбит)
Чип конфигурации FPGA: совместимый EPCS64 (емкость 64 Мбит)
Чип конфигурации USB: чип конфигурации интерфейса IEC 24LC256, чип конфигурации интерфейса SPI M25P40-VMN6TPB
Чип питания: TPS650243 (Ti компания многоканальный чип управления питанием, FPGA источник питания партнер)
Интерфейс USB3.0: Интерфейс Micro type B
Чип защиты интерфейса USB: RCLAMP0524J
RS232 серийный: MAX3232 (Максим компания RS232 чип), поддержка полного дуплекса
Кнопочный и светодиодный: 4 дорожных ключа и 4 светодиодный
72 Расширенный IO: 24 1,8 V IO, 32 3,3 V IO, 16 2,5 V или 3,3 V настраиваемый IO (поддержка передачи LVDS)
Usb3.0 чип IO был представлен в FPGA, и это более удобно в использовании.
Основные ресурсы программного обеспечения USB3.0 макетной платы
Полная схема загрузки прошивки, Загрузка прошивки через приложение для запуска в CYUSB3014;
Полное онлайн-программирование, программатор не нужен, программа горит через приложение программы к чипу конфигурации.
Полная схема онлайн-моделирования используется для имитации микропрограммного обеспечения микросхемы USB3.0 через порт ARM-JTAG.
Полный FPGA-> USB-> PC и PC-> USB-> FPGA инстансы передачи данных;
Пример теста скорости чтения USB3.0;
Пример теста скорости записи USB3.0;
Пример виртуального логического анализатора 16.
Пример виртуальной 4 способа осциллограф;
3 способа приобретения ключа и 3 способа светодиодный светильник;
• Включите все официальные примеры прошивки cypress, как показано ниже.
Встроенное программное обеспечение
Просто basic_examples
Просто cyfxbulklpautoenum
Просто cyfxbulklpauto_cpp
Просто cyfxbulklpotg
Просто cyfxbulksrcsink
Просто cyfxbulkstreams
Просто cyfxflashprog
Просто cyfxisolpauto
Просто cyfxisolpmaninout
Просто cyfxisosrcsink
Просто cyfxusbdebug
Просто cyfxusbhost
, Cyfxusbotg
Просто dma_examples
Просто cyfxbulklpauto
Просто cyfxbulklpautomanytoone
Просто cyfxbulklpautoonetomany
Просто cyfxbulklpautosig
Просто cyfxbulklplowlevel
Просто cyfxbulklpmandcache
Просто cyfxbulklpmaninout
Просто cyfxbulklpmanmanytoone
Просто cyfxbulklpmanonetomany
Просто cyfxbulklpmanual
Просто cyfxbulklpmanual_rvds
Просто cyfxbulklpman_addition
Просто cyfxbulklpman_removal
, Cyfxbulklpmulticast
Просто huanor_examples
, HuanorFx3Example
Просто serialif_examples
Просто cyfxgpioapp
Просто cyfxgpiocomplexapp
Просто cyfxuartlpdmamode
Просто cyfxuartlpregmode
Просто cyfxusbi2cdmamode
Просто cyfxusbi2cregmode
Просто cyfxusbi2sdmamode
Просто cyfxusbspidmamode
Просто cyfxusbspigpiomode
, Cyfxusbspiregmode
Просто slavefifo_examples
Просто slfifoasync
, Slfifosync
-Uvc_examples
Просто cyfxuvcinmem
-Cyfxuvcinmem_bulk
Включите все официальные примеры применения cypress для ПК, как показано ниже.
Применение
Просто CPP
Просто bulkloop
Просто Fx3Client
, Стример
-C_sharp
Просто bulkloop
Просто controlcenter
-Стример
Сопутствующее программное обеспечение и информация, предоставленная макетной платой USB3.0
Cypress официальный релиз версии разработки посылка (EZ-USB FX3 SDK 1,1):
FX3_SDK, CySuiteUSB3_x64, CySuiteUSB3_x86, Eclipse, ARM_GCC.
• Официальная обучающая информация Cypress USB3.0;
Cypress официальная макетная плата схема и PCB файлы (включая Gerber платы файлы);
Usb3.0-altera-ddr2 схема макетной платы (формат PDF);
Usb3.0-altera-ddr2 макетной платы весь исходный код программы, включая исходный код приложения ПК, USB3.0 исходный код прошивки, FPGA исходный код программы;
Usb3.0-altera-ddr2 макетная плата использования руководств и справочников для сопутствующих устройств;
USB3.0 макетная плата прайс-лист
1, Плата развития usb3.0-altera-ddr2 1;
2, высокий уровень USB3.0 линия 1;
3, последовательная линия 1;
4, 1 CD;
Аксессуары для макетной платы USB3.0
1, USB Blaster линия загрузки;
2, FPGA загрузка линии передачи платы;

Характеристики

Бренд
MLLSE