Улучшенная DM642 макетная плата H.264 макетная плата DSP макетная плата видео макетная плата VMD642-C

Улучшенная DM642 макетная плата H.264 макетная плата DSP макетная плата видео макетная плата VMD642-C

25 671 руб.
Магазин Sania 'S Store

Описание

Системы Введение:

VMD642-C является одним из серии DM642 development board нашей компании. По сравнению со старой платой развития, Новая плата состоит из двух частей: основная плата и программная плата. Обе функции и гибкость были значительно улучшены, сохраняя постоянную стабильность.Основная плата в основном включает DM642, SDRAM, FLASH, CPLD и другие чипы. В программная плата включает в себя все виды периферийных интерфейс ввода-вывода схемы, как, например, видео, аудио, RS232, RS485, сетевой интерфейс, блок питания, и так далее. Таким образом, клиенты могут адаптироваться к своим собственным продуктам, простая модификация программная плата, может адаптироваться ко всем видам продуктов оболочки, таких как видео-сервер и сетевые видеокамеры.

Операционная система: Windows 2000 или Windows XP

Программное обеспечение для разработки: CCS2.20.18 или выше

Размер печатной платы: основная плата 100 мм x 60 мм, с использованием 6 ламинатов, программная плата 130 мм x 130 мм, с использованием 2 ламинатных технологий, все проводки через анализ целостности сигнала, управление, стабильный и надежный.

Основные характеристики макетной платы:

Процессор для цифровой обработки сигналов: TMS320DM642600M основная частота, 4,8 000 миллионов инструкции в секунду

DSPExternal bus часы: 100 м

SDRAM (синхронное динамическое ОЗУ: 4 4Mx16bits, 64 бит шина

Вспышка: 1 шт. или FLASH4M x 8 бит

Режим загрузки DSP: FLASH boot

Вход питания: + вход 5 В

Видео вход: 4 способ композитный видео вход переменного тока, максимальный диапазон входного 0-1Vpp.

NTSC: 720x525 30Рамка/секунда;

PAL: 720x625 25 кадров/сек

Видеовыход: 1 канальный композитный видеовыход, максимальный выходной диапазон Y: 0-1Vpp.

C: 0-0.89Vpp

Аудио вход: 4 вход переменного тока, 8 кГц-96 кГц, 16/20/24 выборки.

Аудио выход: 1 выходной канал, 8 кГц-96 кГц, 16/20/24 выборки.

Цифровой вход: 4 способа цифровое переключение входного сигнала

Электронные сигареты с цифровым выходом: 4 способа цифровой коммутатор выходной сигнал Выход

Светодиодный свет: 8 пользовательский светодиодный свет, 2 индикаторы питания.

Сетевой интерфейс: адаптивные сетевые интерфейсы 1 10 м/100 м

DSP отладки интерфейс: Интерфейс JTAG подтверждено сертификатом IEEE1149 стандарт

CPLD интерфейс: интерфейс JTAG

UART: 1 RS232 интерфейсы и 1 RS485 интерфейсов

1 EEPROM

1 часы собака

Рабочая температура: 0-70 градусов

Потребляемая мощность: менее 5 Вт

Список экспериментов:

Основным отличием между этой картой и другими отделами разработки является дополнение видео выхода на аппаратном оборудовании.

Эксперименты также обеспечиваем H264 алгоритм исходный код эксперимент (не оптимизированный).

Видеозахвата, H264 кодирования и сетевая передача экспериментов, где H264 кодирования и терминал ПК

Декодирование предоставляет исходный код (алгоритм не оптимизирован)

Видео канал 1 приобретения, H264 кодирования и сетевая передача демонстрационный эксперимент, в котором H264 кодек

И сетевая передача не предоставляет исходный код (оптимизация алгоритм)

Видео канал 2 приобретения, H264 кодирования и сетевая передача демонстрационный эксперимент, в котором H264 кодек

И сетевая передача не предоставляет исходный код (оптимизация алгоритм)

Эксперимент по приобретению видео канала 1

Эксперимент по приобретению видео канала 2

Видео-канал 2 приобретения, канал 1 воспроизведение эксперимента

Видео канал 3 приобретения, канал 1 воспроизведения эксперимента

Видео канал 4 приобретения, канал 1 воспроизведение эксперимента

Эксперимент по приобретению и выходу аудиоканала 1

Последовательный порт, связь эксперимент

Коммуникационная сеть эксперимент

Загрузочная программа FLASH (Загрузочный погрузчик)

Вспышка горения и письма эксперимент

Демонстрационный эксперимент светоизлучающего диода

Память SDRAM (синхронное динамическое ОЗУ) тест эксперимент

Аппаратное выполнение светодиодный логики управления CPLD

Управление CPLD описывает языковые процедуры Verilog HDL, включая полную логику управления всей платы разработки.

Itvideo кодека JPEG эксперимент

Itvideo MPEG2 кодек эксперимент

Itvideo H.263 кодек эксперимент

ItTransmission эксперимент видео JPEG кодека сети

Существует также множество других процедур обработки изображений, в том числе:

Изображения анти цветом эксперимент

Серый масштабный дисплей эксперимент изображения

Эксперимент по сегментации порога изображения

Эксперимент по линейное преобразование серого масштаба

Оттенки серого окна эксперимент

Оттенки серого Лифт эксперимент

Гистограмма эксперимент

Серая Шкала равновесия эксперимент

Изображение перевод эксперимент

Эксперимент вертикального преобразования зеркального изображения

Эксперимент изменения изображения с горизонтальным зеркальным изображением

Масштабирование изображения эксперимент

Поворот изображения эксперимент

Сглаживания изображения эксперимент

Изображение средней фильтрации эксперимент

Изображение заточка эксперимент

Изображение обнаружение края эксперимент

Мы являемся R & D компанией, непосредственно обеспечивающей наиболее комплексную техническую поддержку, один год гарантии для платы карты, и обслуживание в течение всего срока службы. Пожалуйста, не стесняйтесь использовать его.

Мы можем обеспечить пользовательские процедуры на основе потребностей клиентов, и пользователи также могут отлаживать различные тестов приложений, которые доступны на нашем веб-сайте или на других веб-сайте, таких как обработка изображений, схемы распознавания, и так далее. Мы будем и далее предоставлять на нашем веб-сайте больше средств для обучения и использования пользователей.

Характеристики

Бренд
MLLSE